Logic

\* Logic: is a system based on ProPositions

\* Proposition: is a declarative sentence

that is either true or False.

الد قتراح هو جهلة تصريعية إما صحيحة أو خاطئة.

Ex:- The Moon is made of cheese > False.

\* Constructing Proposition: 21 in place

are the sympols that tak a value,

TYUE (T) OV False (F) suchas: P,9, Y,5.

عى رموز تأخذ قيهة عاما صحيح أو خطراً.

التاريخ: / / موضوع الدرس: 2) 6091C OPEYators ... Stopid Judinil I doll ge هى عودمل تقوم بعمليات مختلفة على المتغيرات وتكوس قيمة ناتج العملية ٢ ١٤٠٦ -\* Types of Logic operators. 1) Negation (7): \* unary operator > 1 = 19 meio de Joi - (T) & I(F) & (F) (F) (F) (F) (F) (T). 2) Conjunction (and) (1). \* binary operator > cu justio de does - تكوير قيمتها ( T) إذ ذا كانت قيمة كلا الهنفيرين ( T) فيها عدا ذلك تكويه قيمتها (٦)

\_\_التاريخ: الرا 3) Disjunction (OR) (V) \* binary oferator - تكوم قيمتها (٦) واذا كانت قيمة لمحد المتغيرين (F) وتكوس (F) وذاكانت قيهة الهتغيرين (F) 4) IMPlication (->): \* binary operator تعتمد على العلاقة بين المتغيرين حيث تعبر عن إمكانية الميكوس المتغير الدوليؤدى إلى المتغير الثلاني ( نتيجة للأول). منكوس قيمتها (ع) بدن كانت قيمة المتغير الدول (٦) وقِيمة الثاني (٤) فيما عدا ذلك تكوم قيمتها (٢).

3) Biconditional ( ).

50 may 121 Ry 11 6 18161

\* binary operator.

م تكور قيمتها ( T ) في حالة أم قِيهة المتغيرين متشابهتا

وتكور قيمتها (ع) في حالة أب قِيمة المتغيرين) مختلفتا بر

| P | 9   | SP | PA9    | PVQ        | P >9  | P -> 9 |
|---|-----|----|--------|------------|-------|--------|
| 1 | T   | F  | QUTE 8 | TIM        | CT    | T      |
| 1 | F   | F  | F      | T          | F     | F      |
| F | Tla | T  | F      | EITIG      | 10412 | F      |
| F | F   | CT | ( PE   | Lead F. IV | LAT . | T      |

\* كيفية حساب عدد القيم لكل متغير في الجدولد. عدد المقيم = 2 حيث ١١ عدد المتغير ادى . × كيفية كتابة القيم لكلمتغير: و حساب عدد القيم بالعلاقة "2 ى في الهتغير الدول نب أبو منع عدد متتالي من القيهة (١) يمثل نصف عدد القيم الكلي تم نضع عددمسًا لي من (ع) دري ٣ في الهتغير الثاني نبد أبو منع عدد مسّالي من (٦) بحيث ياوى نهف عدد (٢) في العنصر الأول تم وضع عدد مسّالي من (٦) = (٦) في العنور الثاني ثمر يتمر التكرار حتى تنتهى كل قيم الهتضر الثاني ع ننفذ نفس الخطوات المتغير الله لت بالنبية اللاني وهكارا.

| التاريخ: / /              | موضوع الدرس:                   |
|---------------------------|--------------------------------|
| به تحتوی علی ۳ متغیرات.   | العالان الا الا العالم *       |
|                           | ٥٤٤٤ - 3 - 8 . 8 . 8           |
| YE (PAR) PAR              | Y P 9                          |
| بدا بوضع ۱ (۲) متنا ليد   | و نصف عدد القيم = ٢٠٠١ ف       |
| الدول                     | تم ١٠ (٦) مسّالية في المتغير   |
| اله تغير الأول = 2        | و نصف عدد (٢) المتنا لية في    |
|                           | 7 7 7                          |
| (1) 2 (1) (1) (1) (1) (1) | : بند ا جو م ع ۱۵ (۲) ثم ۱۵ (۶ |
| المتغير الثانىء ١         | ع نصف عدد (٦) المستالية في     |
| ٢٠٦٠ في الهتغير الله لد   | , F, T, F, T Eip 37 4          |
|                           | 7                              |
|                           | 1                              |

FX: (PA9) Y P q Y PAQ (PAQ) >Y TTT TFTF (x) 11 = 11 = 116 el FTFT FFT TF FTF TFFT F TFT F FFF

\* IF all Final Yesults of an operation

are true, it is called tautology.

- إذا كانت كل النتائج النها فية لعملية محيحة فإنها

Tautology Co

\* IF all Final Yesults of an operation are

False, this is Known as contradiction.

- واذا كانك كل السّائج النها ثية لعملية خطراً في نها

Contradiction ( ips vill is us

\* De Morgan's Laws ..

LANCON SCHOOL STATE

DUCLE (6Vd) = ULAd

(2) -(PV9) = -PA-9.

| * Logic circuits:                                          |
|------------------------------------------------------------|
| Electronic cercuits, each input lout put                   |
| signal can be viewed as a oot 1.                           |
| عى دوائر بالكترونية يهكن النظر بالى كل إشارة               |
| واد حال / واحر اح فيها على انها ٥ ١٩٥٠                     |
| * o Yepkesents False.                                      |
| * 1 Yepresents True.                                       |
| *TYPES OF LOGIC gates: - CONIGHTELIST                      |
| Inverter (not sate)  PAG  PAG  PAG  PAG  PAG  PAG  PAG  PA |
| Land gate                                                  |